当前位置:首页 > 物联网 > 《物联网技术》杂志
[导读]摘要:随着物联网技术的发展,硬件间的相互通信速度要求越来越快。文中给出了采用VerilogHDL语言以有限状态机的形式,在FPGA中实现对带寄存器寻址的SPI接口控制的方法;同时介绍了通过SPI接口的结构和工作原理,提出了所设计的SPI接口要求,并通过ModelsimSE6.5仿真软件进行了仿真实验,得到了符合设计要求的仿真波形,且在FPGA开发板上得到了正确验证,证明该设计可应用于带寄存器寻址的SPI接口配置。

引言

SPI(SerialPeripheralInterface,串行外围接口)总线是一种高速全双工同步串行通信接口,可以实现CPU与各种外围设备(如FLAS、LCD显示驱动器、网络控制器、AD转换器、DA转换器和其他CPU等)以串行方式进行通信以交换信息。相比于I2c接口和UART等其他串行接口,一般情况下,SPI接口的数据传输速度最快,可以达到几个Mb/s。I2C接口由于是二线协议速度,很难超过1Mb/s;UART工作在方式0(8位移位寄存器)时,时钟速度为系统时钟的1/12,而SPI接口时钟速度一般为系统时钟的1/4。本文给出了采用VerilogHDL语言,以FPGA为控制器设计的一种带寄存器寻址的SPI接口的设计方法。

1SPI总线结构和工作原理

SPI总线一般使用四条信号线,以主/从模式工作,这种模式通常有一个主设备和多个从设备。数据传输过程由主机初始化。它是一种环形总线结构,结构框图如图I所示。SPI总线使用的四条信号线分别为SCLK、MOSI、MISO和CS。其中,SCLK为串行时钟线,用来同步数据传输,由主机产生;MOSI是主机输出,从机输入数据线;MISO是主机输入,从机输出数据线;CS是从机选择线,由主机控制输出。

 基于FPGA的带寄存器寻址SPI接口设计

图1  典型SPI总线结构示意图

CS用于表示控制芯片是否被选中,即只有CS有效时(高电平或低电平),对此芯片的操作才有效,从而在同一总线上连接多个SPI接口设备成为可能。当SPI从机被选中时,在SPI主机输出SCLK的控制下,SPI主机通过MOSI引脚发送数据,SPI从机通过MOSI接收数据,或者SPI从机通过MISO引脚发送数据,SPI主机通过MISO引脚接收数据。

SPI总线通过时钟极性(CPOL)和时钟相位(CPHA)两个控制位来配置其工作方式及其接口数据传输时序。SPI总线工作时序图如图2所示。CPOL用来控制SCLK的空闲状态电平。当CPOL=0时,SCLK的空闲状态为低电平;当CPOL=1时,SCLK的空闲状态为高电平。CPHA用来控制采样数据的时刻。当CPHA=0时,在SCLK从空闲状态跳变的第一个时沿(上升或下降)数据被采样;当CPHA=1时,在SCLK从空闲状态跳变的第二个时沿数据被采样。

 基于FPGA的带寄存器寻址SPI接口设计

SPI总线工作原理:假定CPOL=0,CPHA=1。当要传输数据时,SPI主机控制CS输出有效电平,SCLK输出时钟信号,SPI总线处于工作状态。当SCLK第一个时沿(上升沿)来的时候,SPI主机的8位移位寄存器将最高位(MSB)的数据移出,并将剩余的数据分别左移一位,这时MOSI线上电平为刚移出MSB代表的电平;同时SPI从机的8位移位寄存器将最高位的数据移出,并将剩余的数据分别左移一位,而MISO线上电平为刚移出MSB代表的电平。然后当第二时沿(下降沿)到来的时候,SPI主机的8位移位寄存器将锁存MISO线上的电平,并将其移入最低位(LSB);同时SPI从机的8位移位寄存器将锁存MOSI线上的电平,并将其移入最低位。经过8个SCLK时钟周期后,两个移位寄存器就实现了数据交换,即完成了一次SPI接口时序,然后SPI总线重新回到空闲状态,从而SPI主机和SPI从机之间实现全双工通信。

2SPI总线协议设计和软件实现

本文采用VerilogHDL语言以同步有限状态机(FSM)的设计方法,实现了一种4线制全双工的SPI总线冏。通过SPI主机访问SPI从机的控制寄存器,实现SPI主机和SPI从机间的SPI总线协议通信。

2.1SPI总线协议

设计的SPI总线时序要求:当CS为低电平时,MOSI线和MISO线上数据传输有效。数据传输由SCLK控制,每次数据传输开始于SCLK的下降沿。每个输出的数据位在SCLK上升沿被采样。1b读/写位实现SPI主机对SPI从机的读操作和写操作。1b的保留位用作扩展。6b地址是所要访问的SPI从机控制寄存器的地址。8b数据是写入或读取SPI从机指定地址的控制寄存器的内容。写操作和读操作时序图如图3所示。

 基于FPGA的带寄存器寻址SPI接口设计

2.2SPI接口软件实现在

设计中,采用100MHz的FPGA内部时钟FPGA_CLK,而输出的SPI接口时钟SCLK为25MHz。SPI主机控制SPI从机实现读操作和写操作的主模式程序流程图如图4所示。

 基于FPGA的带寄存器寻址SPI接口设计

在写时序和读时序中可使用同步有限状态机(FSM)实现其设计,其状态转移图如图5所示図。Idle为空闲状态时,将检测写使能信号Write_En和读使能信号Read_En。

当Write_En有效时,进入写操作时序状态。在FPGA_CLK时钟上升沿的控制下,由Idle状态进入S1状态,再进入S2状态,接着进入S3状态。从S3状态开始,有限状态机进入16次循环状态,循环经过S3、S4、S5和S6状态。在S3状态时,SPI主机SCLK输出低电平,CS输出低电平,MOSI输出SPI主机16位移位寄存器的最高位,而移位寄存器左移一位,最低位补0;在S4状态时,SPI主机SCLK、CS和MOSI输出保持;在S5状态时,SPI主机SCLK输出高电平,CS和MOSI输出保持,16位移位寄存器的最低位锁存MISO上的电平;在S6状态时,SPI主机SCLK、CS和MOSI输出保持。当16次循环结束时,SPI主机MOSI有效输出和MISO有效输入也分别结束。有限状态机依次进入S17、S18、S19、S20,最后回到Idle状态,写操作时序结束。

 基于FPGA的带寄存器寻址SPI接口设计

当Read_En有效时,进入读操作时序状态。由Idle状态进入S7状态,再进入S8状态,接着进入S9状态。从S9状态开始,有限状态机进入8次循环状态,循环经过S9、S10、S11和S12状态。在S9状态时,SPI主机SCLK输出低电平,CS输出低电平,MOSI输出SPI主机16位移位寄存器的最高位,而移位寄存器左移一位,最低位补移位寄存器的最高位数据;在S10状态时,SPI主机SCLK、CS和MOSI输出保持;在S11状态时,SPI主机SCLK输出高电平,CS和MOSI输出保持;在S12状态时,SPI主机SCLK、CS和MOSI输出保持。当8次循环结束时,SPI主机MOSI有效输出结束,而MISO开始有效输入。从S13状态开始,有限状态机进入下一个8次循环状态,循环经过S13、S14、S15和S16状态。在S13状态,SPI主机SCLK、CS和MOSI输出低电平,16位移位寄存器左移一位,最低位补0;在S14状态时,SCLK、CS和MOSI输出保持;在S15状态时,SPI主机SCLK输出高电平,CS和MOSI输出保持,16位移位寄存器的最低位锁存MISO上的电平;在S16状态时候,SCLK、CS和MOSI输出保持。当8次循环结束时,SPI主机MISO有效输入结束。有限状态机依次进入S17、S18、S19、S20,最后回到Idle状态,读操作时序结束。

3SPI接口设计的仿真和综合

根据上述SPI主机接口的设计方案,可采用Altera公司的QuartusII8.1软件对其进行Verilog编程,并在ModelsimSE6.5软件中进行时序仿真[10]。SPI接口写操作和写操作时序仿真图如图6所示。可以看出,当Write_En为高电平时,将1b读/写位、1b保留位、6b地址和8b数据送入SPI主机串行发送缓冲器中。或者当Read_En为高电平时,将1b读/写位、1b保留位和6b地址分别送入SPI主机串行发送缓冲器的高8位和低8位中。当下一个FPGA_CLK时钟的上升沿到来时,将SPI主机串行发送缓冲器的内容送入SPI主机16b移位寄存器中,接着在FPGA_CLK时钟的控制下,进入正常的SPI接口写操作或读操作时序过程。当CS为高电平时,产生SPI串行通信结束提示信号SPI_Done_Sig,并将从MISO接收的数据送入SPI串行接收缓冲器。

 基于FPGA的带寄存器寻址SPI接口设计

从以上仿真结果可以看出,本设计可以满足SPI总线协议的设计要求,且该SPI模块功能是可以正常工作的。在QuartusII8.1中完成该模块的综合并下载到FPGA开发板上进行验证。结果表明,本设计可以实现FPGA芯片和从设备间的同步串行通信。

4结语

本文用VerilogHDL语言以有限状态机的形式设计了一种符合SPI总线规范的主机模块,并在仿真软件ModelsimSE6.5中进行了仿真,得到的仿真波形符合设计要求。同时,通过在QuartusII8.1中进行综合并下载到FPGA芯片中实现了SPI接口功能,也验证了设计的正确性。该接口可实现SPI主机和带指定地址控制寄存器的SPI从机间的同步串行通信,具有一定的实用价值。

20211019_616ec9875a558__基于FPGA的带寄存器寻址SPI接口设计

本站声明: 本文章由作者或相关机构授权发布,目的在于传递更多信息,并不代表本站赞同其观点,本站亦不保证或承诺内容真实性等。需要转载请联系该专栏作者,如若文章内容侵犯您的权益,请及时联系本站删除。
换一批
延伸阅读

LED驱动电源的输入包括高压工频交流(即市电)、低压直流、高压直流、低压高频交流(如电子变压器的输出)等。

关键字: 驱动电源

在工业自动化蓬勃发展的当下,工业电机作为核心动力设备,其驱动电源的性能直接关系到整个系统的稳定性和可靠性。其中,反电动势抑制与过流保护是驱动电源设计中至关重要的两个环节,集成化方案的设计成为提升电机驱动性能的关键。

关键字: 工业电机 驱动电源

LED 驱动电源作为 LED 照明系统的 “心脏”,其稳定性直接决定了整个照明设备的使用寿命。然而,在实际应用中,LED 驱动电源易损坏的问题却十分常见,不仅增加了维护成本,还影响了用户体验。要解决这一问题,需从设计、生...

关键字: 驱动电源 照明系统 散热

根据LED驱动电源的公式,电感内电流波动大小和电感值成反比,输出纹波和输出电容值成反比。所以加大电感值和输出电容值可以减小纹波。

关键字: LED 设计 驱动电源

电动汽车(EV)作为新能源汽车的重要代表,正逐渐成为全球汽车产业的重要发展方向。电动汽车的核心技术之一是电机驱动控制系统,而绝缘栅双极型晶体管(IGBT)作为电机驱动系统中的关键元件,其性能直接影响到电动汽车的动力性能和...

关键字: 电动汽车 新能源 驱动电源

在现代城市建设中,街道及停车场照明作为基础设施的重要组成部分,其质量和效率直接关系到城市的公共安全、居民生活质量和能源利用效率。随着科技的进步,高亮度白光发光二极管(LED)因其独特的优势逐渐取代传统光源,成为大功率区域...

关键字: 发光二极管 驱动电源 LED

LED通用照明设计工程师会遇到许多挑战,如功率密度、功率因数校正(PFC)、空间受限和可靠性等。

关键字: LED 驱动电源 功率因数校正

在LED照明技术日益普及的今天,LED驱动电源的电磁干扰(EMI)问题成为了一个不可忽视的挑战。电磁干扰不仅会影响LED灯具的正常工作,还可能对周围电子设备造成不利影响,甚至引发系统故障。因此,采取有效的硬件措施来解决L...

关键字: LED照明技术 电磁干扰 驱动电源

开关电源具有效率高的特性,而且开关电源的变压器体积比串联稳压型电源的要小得多,电源电路比较整洁,整机重量也有所下降,所以,现在的LED驱动电源

关键字: LED 驱动电源 开关电源

LED驱动电源是把电源供应转换为特定的电压电流以驱动LED发光的电压转换器,通常情况下:LED驱动电源的输入包括高压工频交流(即市电)、低压直流、高压直流、低压高频交流(如电子变压器的输出)等。

关键字: LED 隧道灯 驱动电源
关闭