当前位置:首页 > 嵌入式 > 嵌入式硬件
[导读]摘要:连续波多普勒(CWD) 接收器新一代解决方案采用了已经投产的高集成度、双极型放大器和CWD混频器/波束成型芯片组。新方案能够保证CWD接收机无法做出妥协的诊断特性。采

摘要:

连续波多普勒(CWD) 接收器新一代解决方案采用了已经投产的高集成度、双极型放大器和CWD混频器/波束成型芯片组。新方案能够保证CWD接收机无法做出妥协的诊断特性。采用双极型放大器和CWD混频器波束成型电路能够使系统达到“高端”CWD的指标,在下一代结构紧凑的超声设备中有效改善诊断工具的性能。

典型的相控阵CWD(连续波多普勒)架构中,超声传感器的聚焦孔径分成两部分,一半的(64至128个)传感器单元用于发送器,另一半用于接收器。作用在发射单元的信号是方波信号,典型频率为2.0 MHz至7.5 MHz多普勒频率。发射单元通过发送适当相位的信号聚焦发射波束。同样,CWD接收信号通过对每个接收单元的信号进行相位调整、求和进行聚焦。

“波束成型”CWD接收信号是由固态组织反射的强信号(通常称其为杂波)以及流动的血液反射回来的较弱的多普勒信号。每个相控阵接收通道输入端的典型杂波可能高达100mVp-p,而接收机RTI的噪底只有1至2nV/。为了优化接收性能,需要每通道的SNR达到155dBc/。

对于一个64通道的CWD接收机,考虑到求和增益,求和后的“波束成型”信号需要额外的18dB动态范围,整体信噪比SNR的要求会达到 173dBc/!更加困难的是,感兴趣的低速多普勒信号的频率会在1kHz以内或低于杂波信号。由此可见超声检测设备面临巨大的设计挑战。目前,超声系统大多采用模拟延时线接收器实现CWD信号检测(图1),来自超声接收单元的输入信号经过缓冲、放大,低噪声放大器提供大约20dB的增益。LNA输出被转换成电流信号,随后通过交叉开关和模拟延时线进行波束成型。这种架构很容易集成,因为他所需要的电压-电流转换器、模拟开关、无源延时线以及单路I/Q混频器很容易集成。通过配置交叉开关求和,通过适当的延时线抽头切换信号,达到每个接收器的延时要求。

波束成型后的RF CWD信号混频后得到基带I、Q信号,这两路信号经过带通滤波后进行数字转换。RF至基带的混频处理通常是接收链路保证SNR的瓶颈,这个处理过程对 CWD的性能影响较大,对于64通道设计示例,I、Q RF混频器需要在处理波束成型信号时具有173dBc/ (1kHz频偏)的动态范围。能够达到这一指标的混频器很难实现,此外,本振驱动信号还必须保持极低的抖动。遗憾的是很难从市场上获得能够达到这样指标的逻辑器件—虽然CWD延时线能够满足结构紧凑的超声系统的最低要求,因此,上述性能的局限性是亟待解决的问题。

 

图1 基于CWD延时线的接收机简化电路

为了获得更高性能,在CWD系统中引入一个CWD混频器/波束成型器,简化框图如图2所示。该架构中,每个通道都具有一个I/Q混频器,在基带端(而非RF端)进行波束成型求和;每路I/Q混频器的LO相位可以调节在N (N = 8至16相)个相位中的一种。LO相位的变化将改变接收信号的相位,达到波束成型的目的。

由于混频器的实现基于每个通道,对每个通道混频器的要求可以降低到155dBc/Hz (1kHz频偏)。这一指标虽然苛刻,但利用双极型混频器和标准逻辑器件可以实现。混频器输出为电流,而且在基带进行无源求和,可以满足CWD波束成型的SNR要求。

 


图2 低功耗LNA和CWD混频器/波束成型电路能够简化CWD接收机设计,获得高性能

过去,由于缺乏适当的集成工艺,很难实现高性能的波束成型架构。但目前这一问题已经得到解决,完全集成的8通道VGA和8通道CWD I/Q混频器以及配套的可编程LO驱动器已经开始供货,图3所示给出了这类器件MAX2038接收链路的示图。采用这种架构可以使超声系统达到优异的 CWD性能,不存在上述延时线CWD架构的局限性。

 

图3 简化后的单通道超声接收机,采用MAX2038单芯片8路I/Q混频器和MAX2034 4路LNA,有效提高系统性能

构建CWD接收器的另外一个潜在问题是LNA放大器的SNR指标,为了降低功耗、减小尺寸,许多超声设计人员选择了CMOS LNA,这样的器件可能适合某些能够控制CWD性能的应用。利用几何尺寸低于0.35μm的CMOS工艺制作放大器时,1/f噪声很大。这种噪声会引起 LNA增益的低频调制。较强的RF CWD杂波通过这种LNA时将产生较大的低频调制噪声,从而降低SNR指标和CWD检测灵敏度。因此,为了满足高性能的应用需求,应选择类似于 MAX2034 4通道超声LNA的双极型低噪声放大器。

本站声明: 本文章由作者或相关机构授权发布,目的在于传递更多信息,并不代表本站赞同其观点,本站亦不保证或承诺内容真实性等。需要转载请联系该专栏作者,如若文章内容侵犯您的权益,请及时联系本站删除。
换一批
延伸阅读

在嵌入式系统开发、调试和测试过程中,J-Link作为一种高效的调试工具,为开发者提供了极大的便利。然而,要想充分发挥J-Link的功能,首先需要正确安装其驱动程序。本文将详细介绍J-Link驱动的安装过程,并深入解析其中...

关键字: jlink 嵌入式系统 嵌入式开发

与谷歌的合作使 Nordic 能够在 nRF Connect SDK 中嵌入开发人员软件,以构建与安卓移动设备兼容的谷歌Find My Device和未知跟踪器警报服务

关键字: 谷歌 SoC 嵌入式开发

嵌入式开发作为当今电子工程和信息技术领域的核心分支,涵盖了广泛的软硬件技术和系统集成方法,用于构建高性能、低成本、低功耗、体积小巧且功能专一的嵌入式系统。这些系统无处不在,从微型传感器节点到复杂的工业控制设备,从日常使用...

关键字: 嵌入式开发 Python

嵌入式开发是当今信息技术领域不可或缺的一部分,它融合了硬件设计、软件开发和系统集成等多个学科,专门用于创建那些被嵌入到特定设备或系统中的专用计算机系统。嵌入式开发的主要过程包括利用分立元件或集成器件进行电路设计、结构设计...

关键字: 嵌入式开发 硬件设计 软件开发

嵌入式开发作为一种专业且技术密集型的领域,涵盖了从硬件底层驱动、中间件到应用层软件开发等多个层面的工作,其所需的工具种类繁多,各有针对性,旨在提升开发效率、保证代码质量以及简化调试过程。

关键字: 嵌入式开发 keil

嵌入式开发作为信息技术领域的重要分支,其涉及的语言种类繁多,各具特色。这些语言的选择取决于目标平台的特性、性能需求、开发者的熟练程度以及项目的具体要求。本文将详细介绍几种常见的嵌入式开发语言,包括C语言、C++、汇编语言...

关键字: 嵌入式开发 C语言

嵌入式开发是一项综合了硬件设计、软件编程以及系统整合的技术活动,其目的是为了创造出能够在特定环境中高效、稳定运行的嵌入式系统。这一流程涵盖了多个紧密关联且不可或缺的阶段,从最初的客户需求分析到最终的产品测试和交付,每个环...

关键字: 嵌入式开发 硬件设计

嵌入式开发作为一个融合了计算机软硬件和系统工程的综合性领域,其成功与否往往取决于三个核心要素的有效整合与协调。这三个要素分别是:硬件平台的选择与设计、软件开发及其优化、以及系统级的设计与集成。深入理解并熟练掌握这三个方面...

关键字: 嵌入式开发 ARM

嵌入式开发作为信息技术的关键支柱,在全球数字化转型浪潮中扮演着无可替代的角色。从传统的嵌入式微控制器到如今先进的片上系统(SoC),再到与云计算、人工智能深度融合的智能终端,嵌入式系统的演进与发展始终紧跟时代脉搏。本文将...

关键字: 嵌入式开发 智能应用

嵌入式开发是一种专门针对特定硬件平台设计和实现软件系统的工程实践,它涵盖了从需求分析、系统设计、编程实现、调试测试直到产品部署及维护的全过程。本文将深入探讨嵌入式开发的主要阶段,分解其流程并阐述每个步骤的关键要点,以便于...

关键字: 嵌入式开发 嵌入式软件
关闭
关闭