当前位置:首页 > 模拟 > 模拟
[导读]缩小半导体工艺尺寸能走多远? 推动半导体业进步有两个轮子,一个是工艺尺寸缩小,另一个是硅片直径增大,而且总是尺寸缩小为先。由半导体工艺路线图看,2013年应该进入14纳米节点,观察近期的报道,似乎已无异


缩小半导体工艺尺寸能走多远?

推动半导体业进步有两个轮子,一个是工艺尺寸缩小,另一个是硅片直径增大,而且总是尺寸缩小为先。由半导体工艺路线图看,2013年应该进入14纳米节点,观察近期的报道,似乎已无异议,而且仍是英特尔挑起大樑。尽管摩尔定律快“寿终正寝”的声音已不容置辩,但是14nm的步伐仍按期走来,原因究竟是什么?

传统光刻技术与日俱进

当尺寸缩小到22/20nm时,传统的光刻技术已无能力,必须采用辅助的两次图形曝光技术。

提高光刻的分辨率有3个途径:缩短曝光波长、增大镜头数值孔径NA以及减少k1。显然,缩短波长是最主要的,而且方便易行。目前市场的193nmArF光源是首选,再加入浸液式技术等,实际上达到了28nm,几乎已是极限(需要OPC等技术的帮助)。

所以Fabless公司NVIDIA的CEO黄仁勋多次呼吁工艺制程在22/20nm时的成本一定相比28nm高。其理由是当工艺尺寸缩小到22/20nm时,传统的光刻技术已无能为力,必须采用辅助的两次图形曝光技术(DP)。从原理上讲,DP技术易于理解,甚至可以3次,或者4次。但是这样带来两个大问题,一个是光刻加掩模的成本迅速上升,另一个是工艺的循环周期延长。所以业界心知肚明,在下一代光刻技术EUV尚未到来之际,采用DP是不得已而为之,实际上在技术上的可行性并不是问题,更多的是要从经济层面做出取舍的决定。

193nm光刻技术在计算的光刻技术辅助下,包含两项关键的创新,一个是同时带OPC(光学图形修正)的两次图形曝光技术,另一个是采用一种倒转的光刻技术来改善困难的布局复制,可以在局部区域达到最佳化。

因此可以相信,传统的193nm浸液式光刻技术加上两次图形曝光技术(DP),甚至4次,从分辨率上在2015年时有可能达到10nm,这取决于业界对于成本上升等的容忍度。

7nm还是5nm

除了工艺尺寸缩小之外,产业尚有多条路可供选择,如450mm硅片、TSV3D封装等。

何时能够达到7nm或者5nm,截至今日尚无人能够回答,因为EUV何时进入也不清楚。乐观的估计可能在2015年或2016年。如果真能如愿,可能从10nm开始就采用EUV技术,一直走到5nm。但是目前业界比较谨慎,通俗一点的说法仍是两条腿走路。在今年的SemiconWest上各厂家的反应也是如此。Nikon正努力延伸193nm的浸液式技术,甚至包含450mm硅片;而ASML由于获得英特尔、三星及台积电的支持,正加快NXE3300B实用机型的发货。

据说已经有6台NXE3100EUV设备在客户处使用,累积产出硅片已达44000片。另外,下一代EUV设备NXE3300B已开始安装调试,计划2013年共发货5台,另有11台NXE3300B的订单在手及7台订单在讨论中。

ASML正在准备450mm光刻机,它是客户共同投资计划中的一部分。公司有信心将3台EUV的营收落实在2013年的销售额之中。

ASML在2013年展览会的演讲中详细描绘了业界期待已久的EUV光源路线图,近期Cymer公司已推出了专为ASML光刻机配置的40W极紫外(EUV)光源,工作周期高达每小时30片,并计划在2014年时NXE3300B中的光源升级达到50W,相当于43WPH水平。而100W光源可能要等到2015年或2016年,相当于73WPH。至于何时出现250WEUV光源,至少目前无法预测,除非等到100W光源成功,并有出彩的表现。500W光源写进路线图中是容易的,但是未来能否实现还是个问题。

只要实现73WPH,可以认为EUVL已达到量产水平,因为与多次曝光技术相比,它的成本在下降。在10nm节点以下如果继续釆用MP多次曝光技术,则可能需要4x甚至8x的图形成像技术。

因为从理论上讲,硅晶格大小约0.5nm,通常大于10个晶格尺寸,即约5nm时,才可能有好的硅器件功能,所以可以认为5nm是工艺尺寸的最终极限。预测在2024年以后半导体产业可能发生革命性变化,电荷不再是传输信息的唯一载体,同时计算架构也可能发生革命。

另外,ASML、IMEC及AppliedMaterials等共同协作,认为采用EUV技术有可能达到小于7nm,由于EUV技术同样也可采用DP两次图形曝光技术来提高分辨率。

随着半导体产业的继续发展,之后的每一个工艺节点进步都要付出极大的代价,要求达到财务平衡的芯片产出数量巨大。现在市场上已很难找出几种能相容的产品,因此未来产业面临的经济层面压力会越来越大。然而除了尺寸缩小之外,产业尚有多条路可供选择,如450mm硅片、TSV3D封装,FinFET结构与III-V族作沟道材料等,此外还有应用商店。而站在客户立场,他们并非知道芯片的内部构造,仅是需要价廉、实用,而又方便使用的电子终端产品。



本站声明: 本文章由作者或相关机构授权发布,目的在于传递更多信息,并不代表本站赞同其观点,本站亦不保证或承诺内容真实性等。需要转载请联系该专栏作者,如若文章内容侵犯您的权益,请及时联系本站删除。
换一批
延伸阅读

业内消息,近日英特尔表示其已成为第一家完成组装荷兰ASML的新型“High NA”(高数值孔径)EUV(极紫外)光刻设备的公司,目前已转向光学系统校准阶段。这是这家美国芯片制造商超越竞争对手的重要举措。

关键字: 英特尔 ASML EUV 光刻机

业内消息,最近ASML(阿斯麦)交付了第三代极紫外(EUV)光刻工具,新设备型号为Twinscan NXE:3800E,配备了0.33数值孔径透镜。相比于之前的Twinscan NXE:3600D,性能有了进一步的提高,...

关键字: ASML EUV 2nm 芯片

日前韩国今日电子新闻报道称三星计划斥巨资进口大量的半导体设备,其中包括更多的 ASML 极紫外(EUV)光刻设备。尽管因为合同中的保密条款未能披露具体细节,但证券市场消息称,该协议将使 ASML 在五年内提供总共 50...

关键字: 三星 ASML 光刻机 EUV

上个月佳能(Canon)发布了一个名为 FPA-1200NZ2C 的纳米压印半导体制造设备,号称通过纳米压印光刻(NIL)技术实现了目前最先进的半导体工艺。然而,近日佳能首席执行官三井藤夫在采访中表示,该设备无法出口到中...

关键字: 佳能 纳米压印 光刻机 EUV

最新消息,近日佳能(Canon)发布了一个名为 FPA-1200NZ2C 的纳米压印半导体制造设备,号称通过纳米压印光刻(NIL)技术实现了目前最先进的半导体工艺。

关键字: EUV 佳能 光刻机

近日,网传清华大学的国产 EUV 方案通过用“空间”换“时间”的方式,通过将光刻机放大为光刻厂的方案来规避技术难点,实现“换道超车”。对此,昨天下午中国电子工程设计院官方表示,该项目并非网传的国产光刻机工厂,而是北京高能...

关键字: EUV HEPS

业内消息,台积电亚利桑那凤凰城的晶圆厂已经导入了当地第一台极紫外光(EUV)设备。

关键字: 台积电 EUV

光刻技术是一种常用于半导体制造过程中的关键技术。它是通过使用光刻机将设计好的芯片图形投射到半导体材料表面,并进行一系列加工步骤,最终形成微米级别的芯片结构。本文将详细介绍光刻技术的基本原理以及主要应用。

关键字: 半导体 光刻技术 芯片

据业内消息,近日荷兰半导体设备巨头 ASML 和比利时微电子研究中心(IMEC)宣布双方将在开发最先进高数值孔径(High-NA)极紫外(EUV)光刻试验线的下一阶段加强合作,为使用半导体技术的行业提供原型设计平台和未开...

关键字: ASML IMEC high-NA EUV 光刻机

“先人后机”策略将降低半导体工艺开发成本,并加快创新的步伐

关键字: 人工智能 半导体工艺 虚拟工艺
关闭
关闭