当前位置:首页 > 厂商动态 > 益登科技
[导读]中国,北京 - 2022年9月1日-智能系统专用连接解决方案企业Astera Labs今日宣布已开始向客户和战略合作伙伴提供Leo Memory Connectivity Platform预量产样品,平台可支持Compute Express Link™ (CXL™) 1.1和2.0,实现云服务器的安全性、可靠性以及高性能内存扩展和池化。在对Leo智能内存控制器 (Smart Memory Controllers)与业界先进的CPU/GPU平台以及DRAM内存模块在各种实际工作负载上成功进行端到端互操作性测试之后,顺利达成了这一里程碑。


解决加速和智能基础架构中的内存瓶颈及可组合性,为云规模部署打下基础

中国,北京-2022年9月1日-智能系统专用连接解决方案企业Astera Labs今日宣布已开始向客户和战略合作伙伴提供Leo Memory Connectivity Platform预量产样品,平台可支持Compute Express Link™ (CXL™) 1.1和2.0,实现云服务器的安全性、可靠性以及高性能内存扩展和池化。在对Leo智能内存控制器 (Smart Memory Controllers)与业界先进的CPU/GPU平台以及DRAM内存模块在各种实际工作负载上成功进行端到端互操作性测试之后,顺利达成了这一里程碑。

Astera Labs面向CXL附加内存扩展和池化应用的Leo Memory Connectivity Platform进入预量产阶段

Astera Labs首席执行官Jitendra Mohan表示:“我们支持CXL 1.1和2.0的Leo Memory Connectivity Platform专用于解决加速和智能基础架构中的处理器内存带宽瓶颈和容量限制。我们向合作伙伴及客户成功交付了Leo智能内存控制器、基于Leo的硬件电路板解决方案以及全面的软件工具,为在云端实现无缝、大规模部署内存池化和扩展铺平道路,达成了在业界首屈一指的重要里程碑。”

CXL标准已被证实是在云端实现人工智能(AI)和机器学习(ML)愿景的关键推动因素。Leo 智能内存控制器可实现CXL.memory (CXL.mem)协议,允许CPU访问和管理CXL附加内存,以支持通用计算、AI训练和推理、机器学习、内存数据库、内存分层、多用户用例和其他特定于应用的工作负载。

Leo智能内存控制器支持计算密集型工作负载(如AI和ML)的云规模部署,可提供超大规模数据中心所需的全面功能。Leo可在可靠性、可用性以及可维护性(RAS)方面提供服务器级别的定制化功能,帮助数据中心运营人员定制个性化解决方案,以防止诸如内存错误、材料性能退化、环境影响或制造缺陷等因素对应用性能、运行时间和用户体验造成影响。使用面向车队管理的广泛远程诊断功能和软件API,有助于在基于云的平台上实现大规模管理、调试和部署。与其他内存扩展解决方案不同,Leo可支持端到端数据路径安全,释放最大容量和带宽,为每个Leo控制器提供高达2TB的内存,以及每个内存通道高达5600MT/s的速度,这是充分利用CXL 1.1和2.0接口带宽所需的最低速度。

AMD公司数据中心生态系统和解决方案部门副总裁Raghu Nambiar表示:“CXL作为开放式标准接口,可支持组合式内存基础架构,扩展和共享内存资源,为现代数据中心带来更高的效率。我们十分荣幸能够与Astera Labs开展密切合作开发Leo Memory Connectivity Platform,并且利用AMD处理器和加速器完成可互操作和可靠性的验证。”

Leo 智能内存控制器具备灵活的内存架构,除JEDEC标准的DDR接口外,还可支持其他内存供应商专用接口,提供独特灵活性,支持不同的内存类型,可以降低总体拥有成本(TCO)。Leo 智能内存控制器还是业界首个解决内存池化和共享问题的解决方案,可提升数据中心运营商的内存利用率、增强可用性,从而进一步降低TCO。

Intel数据平台工程与架构集团副总裁兼总经理Zane Ball表示:“CXL为下一代服务器架构中的大量内存连接选项和创新提供了一个平台,业界要实现以数据为中心的应用的巨大潜力,这一平台就是关键。我们通过Leo Memory Connectivity Platform与CXL生态系统提供商Astera Labs继续合作,将有助于客户开发可靠、可互操作的CXL内存扩展和池化解决方案。”

我们与业界先进的处理器供应商、内存供应商、战略云客户、系统OEM和CXL 联盟(CXLTM Consortium)紧密合作,共同开发Leo 智能内存控制器,确保满足合作伙伴的特定要求,并且能够在整个生态系统中无缝实现互操作。

CXL 联盟主席SiamakTavallaei表示:“Astera Labs凭借在连接性方面的专业知识以及在厂商中立互操作性方面的努力,一直为CXL 联盟做出宝贵贡献。Astera Labs能够提供这样一个解决方案是激动人心的,这有助于CXL内存扩展和池化产品市场实现快速发展。”

面向CXL附加内存的Astera Labs Leo Memory Connectivity Platform可以提供以下产品解决方案:

Leo E-Series 智能内存控制器支持内存扩展

Leo P-Series 智能内存控制器支持内存扩展、池化和共享

Aurora A-Series 智能内存硬件解决方案 - PCIe CEM Add-in插卡,可用于Leo 智能内存控制器即插即用部署

开发与评估:

Astera Labs发布了各种产品文档、应用笔记、固件、软件、管理实用程序和开发工具包,方便合作伙伴和客户实现Leo智能内存控制器和Aurora A-Series智能内存硬件解决方案的无缝评估、开发和部署。


本站声明: 本文章由作者或相关机构授权发布,目的在于传递更多信息,并不代表本站赞同其观点,本站亦不保证或承诺内容真实性等。需要转载请联系该专栏作者,如若文章内容侵犯您的权益,请及时联系本站删除。
换一批
延伸阅读

LED驱动电源的输入包括高压工频交流(即市电)、低压直流、高压直流、低压高频交流(如电子变压器的输出)等。

关键字: 驱动电源

在工业自动化蓬勃发展的当下,工业电机作为核心动力设备,其驱动电源的性能直接关系到整个系统的稳定性和可靠性。其中,反电动势抑制与过流保护是驱动电源设计中至关重要的两个环节,集成化方案的设计成为提升电机驱动性能的关键。

关键字: 工业电机 驱动电源

LED 驱动电源作为 LED 照明系统的 “心脏”,其稳定性直接决定了整个照明设备的使用寿命。然而,在实际应用中,LED 驱动电源易损坏的问题却十分常见,不仅增加了维护成本,还影响了用户体验。要解决这一问题,需从设计、生...

关键字: 驱动电源 照明系统 散热

根据LED驱动电源的公式,电感内电流波动大小和电感值成反比,输出纹波和输出电容值成反比。所以加大电感值和输出电容值可以减小纹波。

关键字: LED 设计 驱动电源

电动汽车(EV)作为新能源汽车的重要代表,正逐渐成为全球汽车产业的重要发展方向。电动汽车的核心技术之一是电机驱动控制系统,而绝缘栅双极型晶体管(IGBT)作为电机驱动系统中的关键元件,其性能直接影响到电动汽车的动力性能和...

关键字: 电动汽车 新能源 驱动电源

在现代城市建设中,街道及停车场照明作为基础设施的重要组成部分,其质量和效率直接关系到城市的公共安全、居民生活质量和能源利用效率。随着科技的进步,高亮度白光发光二极管(LED)因其独特的优势逐渐取代传统光源,成为大功率区域...

关键字: 发光二极管 驱动电源 LED

LED通用照明设计工程师会遇到许多挑战,如功率密度、功率因数校正(PFC)、空间受限和可靠性等。

关键字: LED 驱动电源 功率因数校正

在LED照明技术日益普及的今天,LED驱动电源的电磁干扰(EMI)问题成为了一个不可忽视的挑战。电磁干扰不仅会影响LED灯具的正常工作,还可能对周围电子设备造成不利影响,甚至引发系统故障。因此,采取有效的硬件措施来解决L...

关键字: LED照明技术 电磁干扰 驱动电源

开关电源具有效率高的特性,而且开关电源的变压器体积比串联稳压型电源的要小得多,电源电路比较整洁,整机重量也有所下降,所以,现在的LED驱动电源

关键字: LED 驱动电源 开关电源

LED驱动电源是把电源供应转换为特定的电压电流以驱动LED发光的电压转换器,通常情况下:LED驱动电源的输入包括高压工频交流(即市电)、低压直流、高压直流、低压高频交流(如电子变压器的输出)等。

关键字: LED 隧道灯 驱动电源
关闭