当前位置:首页 > 测试测量 > 测试测量
[导读]本次设计中高速数据采集板的技术指标如下:a)垂直分辨率12bit;b)双通道同时工作交替采样,单通道采样率为500MSPS;c)有效分辨率位数大于等于10bits;d)信噪比SNR>62dB。该采集板系统的主要器件有ADC芯片,时钟芯片和通

本次设计中高速数据采集板的技术指标如下:a)垂直分辨率12bit;b)双通道同时工作交替采样,单通道采样率为500MSPS;c)有效分辨率位数大于等于10bits;d)信噪比SNR>62dB。该采集板系统的主要器件有ADC芯片,时钟芯片和通道上的模拟放大器和滤波器。

  通过对性能指标的综合分析,我们选择ADS5463为我们的ADC芯片,AD9517-3为时钟芯片。数据采集板中遇到的阻抗匹配问题主要集中在这两个芯片上。

  ADS5463的采样率为500MSPS,垂直分辨率为12bits,有效分辨位数为10.5bits。ADS5463的时钟信号输入幅值范围很宽,输入的时钟信号峰峰值最大可达到3伏。ADS5463的信噪比和时钟信号的幅度、共模电压的大小、温度以及供电电压的纹波等因素有关。其中时钟信号的幅度对信噪比影响较大,时钟信号的峰峰值越高信噪比越高。数据输出的格式为LVDS电平。

  AD9517为可编程的12通道的时钟产生器。AD9517内置有2GHz的VCO,可产生最高800MHz的LVDS时钟信号以及1.6GHz的LVPECL时钟信号。通过对寄存器的设置可以产生不同电平标准以及不同频率的时钟输出信号。

  为了尽量增大ADS5463的信噪比,AD9517的输出时钟采用LVPECL电平。LVPECL的信号摆幅为800mV,输出阻抗很低,因此它有很强的驱动能力。ADS5463的输出为LVDS电平、AD9517的输出为LVPECL电平,二者均为差分信号。为了控制差分线的阻抗并且找到一个良好的端接方案,下面引出差分阻抗的定义。

  差分线的阻抗

  对于FR4材料的边缘耦合微带线,差分阻抗近似为:

  

 

  式中,Zdiff表示差分阻抗,单位为Ω;Z0表示未耦合时的单端特性阻抗;s表示信号线边沿的间距,单位是mil;h表示信号线与返回路径平面间的介质厚度;FR4介质的介电常数决定了式中的两个系数0.48、0.96。

  对于FR4材料的边缘耦合带状线,差分阻抗近似为:

  

 

  式中,FR4介质的介电常数决定了式中的两个系数0.37、2.9,b表示平面间总的介质厚度,其余同公式(1)。

  传输线中,导线引起的总衰减为:

  

 

  式中,Len表示传输线的长度,单位为in;Z0表示传输线的特征阻抗,单位为Ω;w表示线宽,单位为mil;f表示正弦波频率分量,单位为GHz;Acond表示导线引起的总的衰减,单位是dB;36这个参数和FR4介质的介质耗散因子tan(δ)有关,FR4的介质耗散因子tan(δ)为0.02。传输线的阻抗匹配和端接

 

  为了使AD采集系统满足设计指标,借助HyperLynx仿真软件的辅助,完成对ADS5463采集系统的板级仿真,减小甚至消除因为阻抗不匹配或者端接错误而带来的振铃,使AD采集系统可以正常工作在指定的频率(500MHz)。并应用上文的公式(1)(2)(3)对实验结果进行计算和分析。

  高速数字采集板的信号完整性验证板的叠层结构如图1所示。

  

 

  图1 验证板的叠层结构

  为了使多层印制板在正常工作时能够满足电磁兼容和敏感度标准,在进行多层印制板的分层及堆叠设计时应该从信号的返回路径及电源和地层的阻抗这两个方面考虑。

  对于多层板中的传输线,驱动器受到的阻抗主要由信号路径和与之最近的平面构成的阻抗决定的,而与实际连接在驱动器返回端的平面无关。对于高速数字板而言,信号线的良好端接变的很重要。我们希望驱动器受到的阻抗是可以控制的,这样易于在设计时对信号线进行良好的端接。为了满足阻抗可控的要求,在设计高速数字板时要求布线层应安排与映像平面层相邻,重要的信号线应该紧邻地层。这里的映像平面层指的是电源层和地层,即信号的返回路径应该是电源层或者地层。板上的信号层InnerSignal1遵循上述设计原则。InnerSignal1与GND1和VCC1两个映像平面层相邻,形成了带状线结构,在设计时方便通过控制介质的厚度和走线宽度来控制传输线的特征阻抗。

  除了信号的返回路径,电源和地阻抗也是在分层时要考虑的一个因素。为了减小地弹和轨道塌陷,在设计时应该尽量的减少电源和地之间的感性阻抗。为了尽可能的减少电源和地之间的感性阻抗,要求电源平面和地平面相邻并且尽可能的靠近。FPGA的核电压布在VCC2电源层。板上的电源层VCC2和GND层相邻并且介质厚度仅为5mil,这将使VCC2和GND之间的感抗较小。

  验证板上的器件为:AD9517时钟芯片一片用于给ADS5463提供时钟,ADS5463一片用于数据采集,两片FPGA为Altera公司的StratixII系列的EP2S60用于接收和处理AD采集后的数据,LT1764五片用于提供板上的电源。

  首先对ADS5463的时钟线进行分析。为了使ADS5463有一个较高的信噪比,AD9517的输出时钟设为LVPECL电平。验证板上由AD9517到ADS5463的时钟线布局如图2所示。

  

 

  图2 时钟线的PCB布局图

  对时钟信号采用交流耦合并联端接的方式。图2中的R517为并联端接电阻,阻值为100Ω。C523和C522为交流耦合隔直电容,容值为0.1nF,C523和C522的存在将使ADS5463的时钟信号以ADS5463自带的2.5V参考电平作为共模电压。R515和R516为零,在本设计中不起作用。由于LVPECL输出为射随输出结构,故需要两个电阻拉到一个直流偏置电压。电阻R513和R514用来提供偏置电压,电阻值为200Ω。时钟线clk-、clk+布局在顶层,为一对边缘耦合微带线。微带线clk-、clk+的结构为:s=4mil,h=5mil、Z0=62.72Ω,介质为FR4。由式(1)可计算得Zdiff=99.03Ω。显然,传输线的特征阻抗和端接电阻R517的阻值相差很小,时钟信号存在极轻微的反射。利用HyperLynx仿真软件对时钟线clk-、clk+进行仿真。ADS5463的时钟输入端接收到的时钟信号的眼图如图3所示。

  图3中六边形的部分和矩形的边框为眼图的测试模板,其他部分为接收端的眼图。对于LVPECL电平而言,噪声容限为200mV。输出电压典型值为800mV,最大阈值电压为300mV。ADS5463的上升时间和下降时间的典型值为500ps(注:这里的上升时间和下降时间指的是上升沿和下降的20%到80%这一段长度所占用的时间)。根据这些参数我们设定用于眼图测试的模板。用于眼图测试的模板是图3中的六边形。

  

 

  图3 时钟信号的眼图

  仿真的结果显示:眼图的宽度为1ns,眼图张开的高度约为850mV,过冲的高度约为80mV,接收端的眼图并未碰到模板。从上述分析来看,由ADS5463接受到的差分时钟信号符合LVPECL电平的标准,可以在AD采集系统中使用。仿真的眼图并不完美,眼图中产生的小幅度的振铃及过冲与端接电阻、隔直电容以及提供偏置电压的电阻处的短桩线所引发的阻抗突变有关。减小这些短桩线的长度会进一步提高眼图的质量。

  除了时钟线以外,板上另一组需要仿真的重要信号线是ADS5463的数据线。ADS5463将AD转换后的数据通过12位数据总线送往StratixII进行处理。完成对AD时钟线的仿真后,下一步对AD的数据线进行仿真。板上的数据线布局如图4所示。

  

 

  图4 数据线的PCB布局图

  验证板上第二组传输线为数据线D5+/D5-。该差分线为ADS5463到StratixII之间的数据线。ADS5463为发送器、StratixII为接收器,StratixII提供100Ω的片上端接。数据的传输速率为500MHz,LVDS电平。第二组传输线的长度为2.83in,传输线绝大部分在Signal1信号层,只有极短的部分在顶层。对于D5+这根传输线位于顶层的微带线的长度为105.86mil(0.10586in),对于D5-这根传输线位于顶层的微带线的长度为95.07mil(0.09507in)。即发生阻抗突变的传输线的长度足够短,虽然依旧发生了反射但这些反射却被信号的上升或者下降沿遮盖住了,这些反射对传输线的信号完整性产生的影响可以被忽略。传输线D5+/D5-的特征阻抗由在Signal1信号层的部分决定。

  对于D5+/D5-在信号层Signal1部分的带状线而言;Z0=52.43Ω、b=12mil、s=9mil、介质为FR4。由式(2)的Zdiff=99.13Ω。即带状线的差分阻抗为Zdiff=99.13Ω。

  利用HyperLynx仿真软件对ADS5463的数据线D5-、D5+进行仿真。接收端的StratixII得到的数据信号的眼图如图5所示。

  

本站声明: 本文章由作者或相关机构授权发布,目的在于传递更多信息,并不代表本站赞同其观点,本站亦不保证或承诺内容真实性等。需要转载请联系该专栏作者,如若文章内容侵犯您的权益,请及时联系本站删除。
换一批
延伸阅读

在电路中,耦合是指将前级电路(或信号源)的输出信号送至后级电路(或负载)的过程。这种连接方式主要用于实现不同电路之间的信号传输和能量的转移。耦合的主要方式有阻容耦合、直接耦合和变压器耦合等。其中,阻容耦合是通过电容器实现...

关键字: 电源电路 阻抗匹配

电压跟随器是一种在电路中起到关键作用的电子器件。它常常被用于缓冲、隔离和放大电压,以提高电路的性能和稳定性。

关键字: 电压跟随器 阻抗匹配

连接器在各个领域中的应用非常活跃,而且连接器的种类规格也是五花八门,很多采购在挑选合适的连接器时都会觉得很伤脑筋。

关键字: 连接器 阻抗匹配 LCP绝缘

仪表放大器(英语:instrumentation amplifier或称精密放大器简称INA),差分放大器的一种改良,具有输入缓冲器,不需要输入阻抗匹配,使放大器适用于测量以及电子仪器上。

关键字: 仪表 放大器 阻抗匹配

滤波在几乎所有通信系统中都起着重要作用,因为消除噪声和失真会增加信道容量。设计一个仅通过所需频率的滤波器相当容易。然而,在实际的物理滤波器实现中,通过滤波器会损失所需的信号功率。这种信号损失对模数转换器(ADC) 噪声系...

关键字: ADC滤波 阻抗匹配

通常对某个频点上的阻抗匹配可利用SMITH圆图工具进行,两个器件肯定能搞定,即通过串并联电感或电容即可实现由圆图上任一点到另一点的阻抗匹配,但这是单频的。而手机天线是双频的,对其中一个频点匹配,必然会对另一个频点造成影响...

关键字: 天线 阻抗匹配 调试方法 BSP

摘 要 :对于电子产品普遍存在信号完整性干扰问题的现状,以较为典型的振铃型干扰信号为对象,通过严格的信号完整性分析,研究了一种基于阻容特性匹配的方法。通过对振铃型干扰信号进行有效成分的优化,简单有效地改善信号波形,降低...

关键字: 振铃型干扰 信号完整性 阻抗匹配 数学模型 故障代价 传输路径阻抗分布

谈谈阻抗匹配的理解

关键字: 阻抗匹配 信号源

本文来源面包板社区本文主要详解什么是阻抗匹配,首先介绍了输入及输出阻抗是什么,其次介绍了阻抗匹配的原理,最后阐述了阻抗匹配的应用领域,具体的跟随小编一起来了解一下吧。一、输入阻抗输入阻抗是指一个电路输入端的等效阻抗。在输...

关键字: 阻抗匹配

一、关于阻抗的基本概念首先说说电阻(Resistance),在电路中对电流通过具有阻碍作用,并且造成能量消耗

关键字: 输出阻抗 阻抗匹配 输入阻抗
关闭
关闭