当前位置:首页 > 通信技术 > 文传商讯
[导读]国内EDA行业领导者,芯和半导体科技(上海)有限公司(以下简称“芯和半导体”)宣布,其片上无源电磁场(EM)仿真套件已成功通过三星晶圆厂的8纳米低功耗(8LPP)工艺技术认证。

        国内EDA行业领导者,芯和半导体科技(上海)有限公司(以下简称“芯和半导体”)宣布,其片上无源电磁场(EM)仿真套件已成功通过三星晶圆厂的8纳米低功耗(8LPP)工艺技术认证。该套件包含了快速三维电磁场仿真器IRIS和快速自动PDK建模工具iModeler,此次认证能显著地提升IC设计公司在8LPP工艺上的设计交付速度。

        三星晶圆厂的8LPP工艺在其上一代FinFET先进节点的基础上,对功率、性能和面积作了进一步的优化。 对于移动、网络、服务器、汽车和加密货币等应用,8LPP提供了明显的优势,并被认为是众多高性能应用中最具吸引力的工艺节点之一。

       “随着先进工艺节点设计复杂性的不断增加,精确的EM仿真对于我们的客户获得一次性芯片设计流片成功变得至关重要。” 三星电子设计Design Enablement团队副总裁Jongwook Kye说:“芯和半导体的三维全波EM套件的成功认证,将为我们共同的客户在创建模型和运行EM仿真时创造足够的信心。”

        芯和半导体的首席执行官凌峰博士表示:“我们非常高兴IRIS能够实现仿真与测试数据的高度吻合,并因此获得了三星 8LPP工艺认证。作为三星先进制造生态系统(Samsung Advanced Foundry Ecosystem,SAFE)项目的成员,芯和半导体将继续与三星在各种工艺技术上进行深入合作,为我们共同的客户提供创新的解决方案和服务。

        IRIS采用了为先进工艺节点量身定做的最先进的EM仿真技术,它提供了从DC到THz的精确全波算法,并通过多核并行计算和分布式处理实现仿真效率的加速。IRIS拥有多项匹配先进工艺节点的特定功能,包括可以考虑线宽线距在加工时的偏差等,因此被多家设计公司广泛采用。iModeler能够通过内置丰富的模板及快速的IRIS仿真引擎自动生成PDK,它能帮助PDK工程师和电路设计工程师快速生成参数化模型。

 
声明:该篇文章为本站原创,未经授权不予转载,侵权必究。
换一批
延伸阅读

在芯片设计流程中,电子设计自动化(EDA)工具承担着关键角色。随着工艺节点向3/nm以下推进,传统EDA算法在处理复杂设计时面临计算效率与精度瓶颈。近年来,机器学习(ML)技术为EDA领域带来新突破,尤其在布线拥堵预测与...

关键字: AI EDA 机器学习

Altium Develop秉承“植根中国,服务中国”的开发理念,并在中国本地部署运行,是面向中国电子产业生态打造的云端协同研发平台,旨在连接设计、供应链与制造环节,推动更加高效、互联的电子研发协作模式。

关键字: EDA 芯片 半导体

2026年3月18日——中国数字EDA/IP龙头企业上海合见工业软件集团股份有限公司(简称“合见工软”)正式发布第二代数字设计AI智能平台——智能体UniVista Design Agent (UDA) 2.0​。此次升...

关键字: AgenticAI EDA 合见工软 UDA2.0 芯片设计

2026年2月13日,中国 ——服务多重电子应用领域、全球排名前列的半导体公司意法半导体 (STMicroelectronics,简称ST;纽约证券交易所代码:STM) 近日宣布与亚马逊云计算服务(AWS)拓展战略协作,...

关键字: AI 数据中心 EDA

香港2026年2月2日 /美通社/ -- 全球领先的互联网社区创建者 - 网龙网络控股有限公司 ("网龙"或"本公司",香港...

关键字: AI BSP EDA 网络游戏

在集成电路设计(EDA)领域,团队协作面临设计文件庞大、版本迭代频繁、依赖关系复杂等挑战。传统基于共享文件夹或本地备份的协作方式易导致文件冲突、历史丢失等问题。Git作为分布式版本控制系统,结合EDA工具特性进行定制化配...

关键字: EDA 集成电路

在电子设计自动化(EDA)领域,库文件管理是连接设计创意与工程落地的核心纽带。从元件符号的精准建模到工艺库的版本迭代,高效管理策略不仅能提升设计效率,更能避免因数据不一致导致的生产事故。本文将从符号创建规范、工艺库版本控...

关键字: EDA 电子设计自动化

在数字集成电路设计中,EDA约束文件是连接设计意图与物理实现的桥梁。其中,Synopsys Design Constraints(SDC)作为行业标准格式,通过精确描述时钟行为、路径延迟和物理规则,指导综合、布局布线及时...

关键字: EDA SDC语法

在SoC设计复杂度指数级增长的背景下,传统数字仿真与模拟仿真分离的验证模式已难以满足需求。混合信号协同仿真通过打破数字-模拟边界,结合智能覆盖率驱动技术,成为提升验证效率的关键路径。本文提出"协同仿真框架+动态覆盖率优化...

关键字: EDA SoC设计

在先进制程(7nm及以下)芯片设计中,版图验证的复杂度呈指数级增长。通过自动化脚本实现DRC(设计规则检查)和LVS(版图与电路图一致性检查)的批处理执行,可将验证周期从数天缩短至数小时。本文以Cadence Virtu...

关键字: EDA DRC/LVS脚本
关闭