当前位置:首页 > EDA > 电子设计自动化
[导读]综合考虑样本企业的研发投入、销售额、产品类型,预计2012年国内IP核市场规模约为10.7亿元。CSIP(工信部软件与集成电路促进中心)在2012年11月的研究报告中指出:我国集成电路设计业的高速发展带动IP核市场稳步扩大,

综合考虑样本企业的研发投入、销售额、产品类型,预计2012年国内IP核市场规模约为10.7亿元。

CSIP(工信部软件与集成电路促进中心)在2012年11月的研究报告中指出:

我国集成电路设计业的高速发展带动IP核市场稳步扩大,国内企业对IP核的数量、质量和服务的需求都在不断增加。今年我们对随机抽取的样本企业的IP核采购金额进行调查,包括License和Royalty。综合考虑样本企业的研发投入、销售额、产品类型,预计2012年国内IP核市场规模约为10.7亿元。其中,约40%是嵌入式CPU的License和Royalty,另外两类需求比较大的是高速串行接口和模拟混合信号IP核。

国内设计企业也在积极开发自主IP核,既有降低成本和对外依赖度的考虑,同时很多IP的开发难度不大,而且可以根据芯片的规格定义、工艺线的特点进行微调和改进,使之恰好满足应用的需求。今年的调查表明,大部分国内设计企业积累的IP核数量在10个以下,与2011年的调查结果较为接近。同时,拥有20个以上IP核的企业只有12%,没有IP核的企业约占13%。

 

 

图1,我国IC设计企业的IP核数量 数据来源:CSIP,2012.11

SRAM、Flash、EEPROM等必备的存储器类IP,以及常用的接口、模拟和混合信号等通用IP核,中国IC设计企业一般向IP核供应商、Foundry、EDA公司,以及设计服务企业来购买。本次调查显示,67%的企业采购IP核的数量在5个以下,少数企业的IP核采购量为5~10个,未采购IP核的企业约为17%,无一家受访企业的IP核购买数量在10个以上,见图18。这个结果与前两年的调查结果相差不大。

 

 

图2,我国设计企业SoC设计中采购IP核的数量比例 数据来源:CSIP,2012.11

国内IC设计公司购买IP核的支出相当高。在有效样本中,近半数企业采购IP核的支出占项目总预算的比例在20%以下。值得注意的是,38.7%的企业的IP核采购支出占预算的比例在20%-40%。与2011年的调查数据相比,总体情况是相当接近的。变化比较大的是未使用IP核、采购比例超过40%的情况。未使用第三方IP核的比例占到近10%,主要是设计模拟类产品的公司,大量投入购买IP核的比例由18.4%降至3.2%。

 

 

图3,国IC设计企业的IP核支出占项目预算的比例 数据来源:CSIP,2012.11

本站声明: 本文章由作者或相关机构授权发布,目的在于传递更多信息,并不代表本站赞同其观点,本站亦不保证或承诺内容真实性等。需要转载请联系该专栏作者,如若文章内容侵犯您的权益,请及时联系本站删除。
换一批
延伸阅读

摘要:群星闪耀,亚洲科技FF盛宴 澳门2024年6月12日 /美通社/ -- 5月25日,第四届BEYOND国际科技创新博览会(BEYOND Expo 2024)以"Embracing the Uncertaintie...

关键字: 创始人 AN STAGE BSP

其中囊括迈阿密站和摩纳哥赛车史上首次双赛 英国伦敦2024年6月11日 /美通社/ -- FE 今天宣布了ABB 国际汽联电动方程式世界锦标赛第11赛季的暂定赛历,这将是其历史上首次完成17场比赛,跨越几个大洲在11个...

关键字: 电动 BSP ABB GEN

北京2024年6月11日 /美通社/ -- 6月6日-8日,2024中国汽车重庆论坛举行。论坛以"在变革的时代 塑造行业的未来"为主题,吸引全球行业精英,重点关注新能源、智能...

关键字: 中国汽车 数字化 BSP AN

柏林2024年6月11日 /美通社/ -- 据德国汽车行业协会(VDA)的最新消息,去年德国生产了127万量电动汽车(BEV和PHEV),其中95.5万辆是纯电动汽车。这使得德国成为欧洲生产电动汽车最多的国家。预计今年德...

关键字: 电动汽车 BSP 纯电动汽车 AI

作者 Mohamad Ali| IBM咨询首席运营官 北京2024年5月24日 /美通社/ -- 生成式AI的兴起几乎在所有面向上给业务带来改变。根据 IBM 商业价值研究院最新的年度 CEO 研究,近60%...

关键字: IBM AI BSP 模型

Bitmap是一种通过位映射来高效存储和查询数据的技术,它在处理大规模数据集时能够有效地节省内存空间。Bitmap技术特别适用于需要对大量数据进行存在性检查的场景,比如用户签到、页面访问等,它可以显著节省内存空间。

关键字: IC设计 RAM bitmap

在IC设计中,我们有时会使用深度很大,位宽很小的ram。例如深度为1024,位宽为4bit的ram。此类的ram有个明显的缺点:形状狭长,不利于布局布线、导致读写接口走线过长,不利于时序收敛。

关键字: IC设计 RAM

在ASIC设计中,项目会期望设计将代码写成clk-gating风格,以便于DC综合时将寄存器综合成clk-gating结构,其目的是为了降低翻转功耗。因为当控制信号(vld_in)无效时,使用了clk-gating后的...

关键字: IC设计 clock-gating ASIC

通常block的input和output信号存在时序问题时,我们通常采用寄存器打拍的方式,在两个block直接插入reg,从而解决时序问题。

关键字: IC设计 RR调度原理 AXI信号

台北2024年5月21日 /美通社/ -- 提供针对AMD WRX90和TRX50主板优化的DDR5 OC R-DIMM 提供容量128GB(16GBx8)到768GB(96GBx8),速度5600MHz到8...

关键字: AMD 内存 BSP GB
关闭
关闭