当前位置:首页 > 嵌入式 > 嵌入式硬件

泰思立达(Tensilica)公司日前发布了其Xtensa处理器家族的新成员——用于系统级芯片(SoC)设计的可配置且可扩展的处理器内核XtensaVI。

该处理器使用Tensilica认证的XPRES编译器,设计者将用标准C/C++写的需要优化的原始算法输入到XPRES编译器,结合Tensilica自动化的处理器生成技术,自动的生成一个寄存器传输级(RTL)硬件描述和相关联的软件工具链。XPRES编译器自动决定那些函数应该被硬件加速并生成一个全面的针对那些函数的软硬件的。

XPRES编译器自动生成所需的RTL代码,这些代码经过架构事先验证为正确的。生成的硬件模块可以在一个小时以内以一个事先验证的,专为特定应用优化了的XtensaVI处理器内核的方式电子交付。由XtensaVI处理器内核架构生成RTL的正确性消除了由手工生成的不可编程模块所带来的验证难题。XPRES编译器使设计者能够快速的对不同的配置进行评估,在尺寸、速度和功耗间做出取舍。它同时保留了C代码的可移植性,生成的XtensaVI处理器可用于一系列相似应用的软件代码。

由于自动生成的C/C++编译器与那种特殊的配置相关,所以相似的代码无需修改也能够得到加速。另外,XPRES编译器也可以用于Tensilica公司的旗舰产品XtensaLX处理器,也就是说XPRES编译器的用户可以迅速的在广泛的硬件选择中进行探求,自动寻找最佳的方案。

新的处理器与XtensaV相比,功耗降低了25-30%。由于Tensilica在XtensaVI处理器中同时采用了细粒时钟选通和粗粒时钟选通两种技术,因此XtensaVI处理器功耗很低,可以满足手持设备对低功耗的要求。前者在没有需求的条件下关闭掉处理器的小部分的电源,后者则关闭大部分芯片的电源。例如,当一个处理器活动,如一个缓存行的填充发生时,考虑到有用功耗,处理器生成器自动采用粗粒时钟选通。

在这个Xtensa处理器家族最新的成员中,Tensilica公司在XtensaMMU配置选项中采用了高级安全机制,这一机制与AMD和提供给个人电脑的相类似,除了AMD公司将其称为EnhancedVirusProte
-ction(EVP),公司将其称为eXecuteDisable(XD),业内一般称之为NX即NoeXecute。

NX能够为部分存储器提供保护,以使得处理器指令无法在这些区域执行。XtensaVI的架构使用了XtensaMMU的全部虚拟存储器能力。在此架构中,XtensaVI设计中新的安全特性将存储器的一些区域设成边界外,从而帮助抵制执行函数中的蠕虫病毒和其它类型的恶意代码。

本站声明: 本文章由作者或相关机构授权发布,目的在于传递更多信息,并不代表本站赞同其观点,本站亦不保证或承诺内容真实性等。需要转载请联系该专栏作者,如若文章内容侵犯您的权益,请及时联系本站删除。
换一批
延伸阅读

德国康佳特亮相上海工博会,展示多款应用就绪的嵌入式解决方案平台

关键字: 嵌入式 传感器 处理器

9月10日消息,在最近的高盛Communacopia +科技大会上,Intel副总裁John Pitzer透露了Intel在x86和IFS计划方面的一些新细节。

关键字: Intel 处理器

在当今的高性能计算领域,确保处理器、存储和加速器之间快速可靠的通信对系统性能和可扩展性至关重要。因此,就诞生了Compute Express Link®(CXL®)标准:其目标是实现一致的内存访问、低延迟的数据传输,以及...

关键字: 芯片设计 处理器 加速器

9月9日消息,Intel宣布了一系列重大人事调整,涉及数据中心事业部(DCG)、客户端计算事业部(CCG)以及新成立的中央工程事业部(CEG)。

关键字: Intel 处理器

在半导体行业的风云变幻中,英特尔公司近来可谓麻烦不断。

关键字: 英特尔 半导体 处理器

9月2日消息,Intel近日坦承,自家高端桌面CPU竞争力不如AMD的锐龙9000系列,但强调Panther Lake系列将按计划在今年内上市,同时下一代Nova Lake将全力反击。

关键字: Intel 处理器

8月26日消息,据报道,美国政府不仅通过股权投资Intel,还积极协助其在美国本土生产先进芯片,包括主动联系潜在主要客户,以提振其晶圆代工业务。

关键字: Intel 处理器

8月21日消息,据报道,Intel正在开发的新一代AI芯片Jaguar Shores近日首次得到曝光。

关键字: Intel 处理器

8月21日消息,据报道,Intel近期因资金困境等问题,导致多个关键项目被取消,大量核心人才流失。

关键字: Intel 处理器
关闭