当前位置:首页 > 模拟 > 模拟
[导读]台湾积体电路制造股份有限公司22日推出其最新版本的设计参考流程10.0版,能够进一步降低芯片设计门槛、提升芯片设计精确度、并提高生产良率。此设计参考流程10.0版系台积公司开放创新平台(Open Innovation Platform)

台湾积体电路制造股份有限公司22日推出其最新版本的设计参考流程10.0版,能够进一步降低芯片设计门槛、提升芯片设计精确度、并提高生产良率。此设计参考流程10.0版系台积公司开放创新平台(Open Innovation Platform)的主要构成要素之一,并能延续其实现更先进设计方法的传统,解决28纳米工艺所面临的新设计挑战,并有多项创新以促成系统级封装设计(System in Package, SiP)的应用。

应用于28纳米芯片设计

台积公司的开放创新平台使EDA电子设计自动化工具可以充份支援28纳米工艺,也让芯片设计与工艺技术的协同最佳化能在研发初期即可完成,并确保所需的EDA工具之功能更正确、即时地强化。特别的是,台积公司的设计参考流程10.0版已超越与28纳米工艺密切相关的设计规则检验(Design Rule Check, DRC)、设计布局模型(Layout Versus Synthesis, LVS)与extraction实体验证(physical verification),并更进一步透过与EDA伙伴的及早合作,让他们所提供的布局与绕线(place and route)工具更适合台积公司的28纳米工艺。

系统级封装

台积公司自2001年推出设计参考流程至今,系统单芯片是前九个版本的焦点,而此次10.0版则首度推出系统级封装设计解决方案,涵盖系统级封装设计、封装extraction的电性分析、时序、讯号完整性(integrity)、电压下降(IR drop)与DRC及LVS的热效应及实体验证。这些系统级封装技术能协助客户在落实终端产品设计的过程中,探求实作与整合策略的可能性,并在成本、效能与即时上市等方面强化竞争优势。

扩大与EDA业者合作

设计参考流程10.0版的一项新元素是来自于Mentor Graphics公司的RTL-to-GDSII芯片设计流程,以支援客户的EDA应用;同时也让Altos、Anova、Apache、Azuro、Cadence、CLK DA、Extreme DA、Magma、Nannor、Synopsys等台积公司既有的设计生态系统伙伴,透过与台积公司的合作,能更进一步地将EDA的创新带给客户。

在节能、效能与可制造性设计上不断推陈出新

设计参考流程10.0版的新低耗电特色包括:支援脉波拴锁电路(pulsed latch),即为一种节能及阶层化低功耗自动化之设计架构,与多边缘功效/时序之协同最佳化、多边缘低耗电的时脉树合成(Clock Tree Synthesis)、无向量(vectorless)功效分析以及更有效的power-aware implementation与功耗分析。为了实现更大的效能,设计参考流程10.0版首次提供更进步的stage-based芯片变异性(On-Chip Variation, OCV)最佳化与分析,让客户得以更确实掌握时机,以移除不必要的设计余裕。此外,电子化可制造性设计的一项新特色在于引导客户考量硅应力效应(silicon stress effect)的时序影响,进而有助良率提升。

有关开放创新平台

台积公司的开放新平台强调芯片设计产业、台积公司设计生态系统合作伙伴、与台积公司完整的三者之间无时差的创新,并拥有多个互通的设计生态系统界面以及由台积公司与合作伙伴协同开发出的构成要素,这些构成要素系由台积公司主动发起或提供支援。透过这些界面以及构成要素,可以更有效率地加速整个半导体产业供应链每个环节的创新,并促使整个产业得以创造及分享更多的营收及获利。此外,台积公司的AAA-主动精准保证机制(Active Accuracy Assurance Initiative)是开放创新平台中的另一重要关键,能够确保上述界面及构成要素的精确度及品质。

?



本站声明: 本文章由作者或相关机构授权发布,目的在于传递更多信息,并不代表本站赞同其观点,本站亦不保证或承诺内容真实性等。需要转载请联系该专栏作者,如若文章内容侵犯您的权益,请及时联系本站删除。
换一批
延伸阅读

据业内信息报道,全球晶圆代工龙头台积电继之前将3nm制程工艺的量产时间由外界预计的9月底推迟到第四季度后,再一次将其延后一个季度,预计将于明年才能量产。

关键字: 台积电 3nm

周四美股交易时段,受到“台积电预期明年半导体行业可能衰退”的消息影响,包括英伟达、英特尔、阿斯麦等头部公司均以大跌开盘,但在随后两个小时内纷纷暴力拉涨,多家千亿美元市值的巨头较开盘低点向上涨幅竟能达到10%。

关键字: 台积电 半导体 芯片

据业内消息,俄罗斯芯片设计厂商Baikal Electronics最新设计完成的48核的服务器处理器S1000将由台积电代工,但可惜的是,鉴于目前美国欧盟对俄罗斯的芯片制裁政策,大概率会导致S1000芯片胎死腹中。

关键字: 台积电 16nm 俄罗斯 S1000 芯片

据业内信息,近日一家名为Daedalus Prime的小公司陆续对多个半导体巨头发起337专利讼诉,其中包含三星电子、高通公司、台积电等。

关键字: 专利侵权 三星 台积电 高通公司 337调查 USITC

上海概伦电子股份有限公司是一家具备国际市场竞争力的EDA企业,拥有领先的EDA关键核心技术,致力于提高集成电路行业的整体技术水平和市场价值,提供专业高效的EDA流程和工具支撑。公司通过EDA方法学创新,推动集成电路设计和...

关键字: EDA 集成电路 芯片设计

据外媒TECHPOWERUP报道,中国台湾一直在考虑将其芯片生产扩展到其他国家已不是什么秘密,台积电已同意在亚利桑那州建厂,同时欧盟、日本、甚至俄罗斯都在传出正与台积电洽谈建厂。

关键字: 芯片 台积电 5G设备

12 月 15 日消息,英特尔 CEO 基辛格近日被曝光访问台积电,敲定 3 纳米代工产能。此外,digitimes 放出了一张来源于彭博社的数据,曝光了台积电前 10 大客户营收贡献占比。

关键字: 英特尔 台积电 苹果

据业内消息,因为全球消费电子市场的低迷,老牌IDM公司Intel将陆续从本月开始进行较大规模裁员。Intel公司CEO帕特·基尔辛格自从上任以来不断试图调整公司策略以保证提高利润和产业规划,信息表示Intel将对芯片设计...

关键字: IDM Intel 晶圆代工 芯片设计

虽然说台积电、联电厂房设备安全异常,并不会因为一次强台风产生多大损伤。但强台风造成的交通机场转运、供水供电影响,对于这些半导体大厂来说也可谓是不小的麻烦。

关键字: 台积电 联电厂 半导体

随着近日最新出产的高性能芯片大量使用4nm工艺,不少厂商的3nm制程工艺也被提上日程,正式进入到了测试阶段,也预计将在2023年年末就会看到3nm制程的产品面向市场。

关键字: 2nm 芯片 EDA

模拟

31143 篇文章

关注

发布文章

编辑精选

技术子站

关闭