当前位置:首页 > 嵌入式 > 嵌入式教程
[导读]采用统一功率格式的SoC的低功耗设计方案

  为了帮助日益壮大的设计队伍,EDA行业必须为设计人员提供能够使整个流程顺利执行的自动化解决方案。这些解决方案必须对功率进行优化,同时满足所有其它的设计和市场要求,包括速度、成本和IC制造良率。

  功率问题概况

  通过在系统级进行权衡取舍,作出相关决策,可以最大限度地降低消费设备的功率和能耗。有关系统划分 (亦即确定哪一种功能性由硬件还是软件来实现)、元件及IP选择的决策,对降低功率和系统性能及功能性的影响最大。

  例如。在一个基于硬盘的MP3播放器中,对功率管理而言,关键的架构性特征之一是软件控制数据缓冲系统,其允许硬盘每次提供相当于长度几分钟的 音乐,然后停止旋转,等待下一次的音乐。尽管现在许多移动电话都已在架构级对语音通信进行了高度优化,来自消费者的压力仍然迫使设计师增加从电邮到流视 频,乃至MP3播放器的大量其它功能。

  这样一来,系统设计师又不得不使用越来越激进的架构来管理功率。为了支持这种工作,EDA行业不断提高自身的系统级功率建模工具,以向系统设计人员提供关于其架构性决策的影响的反馈信息。

  


 

  图:在设计中与golden RTL协作,通过DVFS和功率门控技术,在全设计流程中系统化地使用UPF来降低动态和静态功耗。

  硬件功率管理技术

  一旦确定了系统架构,选定了主要的应用IC,就可以运用各种硬件功率管理技术了。

  RTL设计人员可以利用各种技术,如时钟门控、逻辑和单元电路级功率优化,以及多线程电压设计等,作为一个标准的基于综合的设计流程的一部分。 这些技术的自动应用可以降低功耗,同时保持性能、可测试性与可制造性。但这需要一个集成时钟门控单元和逻辑单元的库来提供多个驱动力度和多个阈值电平,还 需要工具来使用这些单元库的功能。现在的EDA工具就具有这类能力,而这些技术的使用也越来越普及。而更加激进的功率管理方法仍在设计原则和EDA工具能 力的前沿。

  动态功率与V2成正比,故要把动态功率降至最小,关键在于降低电源电压。设计人员已开始采用片上多电压域:较高的电压域用于高性能模块,比如处 理器和缓存;较低的电压域用于其它工作频率较低的模块。该方案需要在工作电压不同的模块间插入电平转换器。这种大胆的设计是根据主要元件(比如处理器)的 工作负载,动态地为它们分配电源电压和时钟频率,被称为动态电压频率调变(DVFS)技术。

  随着工艺几何尺寸不断缩小到90纳米、65纳米及以下,漏电流问题越来越突出,限制了手持设备的电池寿命。为了把泄漏功率降至最低,设计人员开 始采用功率门控技术—关断未在使用的模块的电源,通常是利用片上开关关断。这样,在那些断电和上电的域间就需要隔离单元,还需要一种策略来保 存关断期间的状态。

  对于那些有峰值处理要求(如视频编码/解码)但又有大量时间处于空闲状态下的消费应用而言,这些技术极为有效。利用一种自适应功率管理方案,设计人员就可以最大限度地提高所设计芯片的性能,而当设计中某些模块的工作负载减少时使其以超低功率模式工作。

  通过正确的硬件设计及其它因素,DVFS和功率门控技术可通过软件来控制,实现大幅度节能,延长电池寿命。

  这些自适应技术都需要更加智能的设计自动化技术和更加灵活的IP。设计人员需要一种办法来详细说明功率意图,即明确哪一个域由哪一个电源供电, 哪一个域可被关断,以及什么时候采用什么策略来保存关断期间的状态。设计人员一般都希望这种设计意图的确定与RTL无关,因为特定的RTL模块在不同的应 用中可能有不同的功率意图。

  因此,实现工具需要设置功率意图,并在适当的位置插入电平转换器、隔离单元和保持寄存器,并把功率正确路由到芯片中的所有器件。尤其是,这些工具需要对信号进行适当缓冲,亦即,当需要信号时缓冲器上电,不需要时关断。这些路由规则中有一部分可能会变得相当复杂。

  签核工具现在必须包含电压依赖性时序和功率网格完整性。验证(规则的和动态的)必须能够处理因增加功率门控技术而产生的设计行为的变化。IP供 应商也必须协助开发出范围更广泛的低功率IP,包括电平转换器、隔离单元、保持触发器和功率门控开关。为了支持DVFS,还必须对单元库进行特性化以用于 大电压范围,而不仅仅局限在一两个特殊的工作点上。

  统一功率格式

  幸运的是,业界主流公司已开始联手协作推出低功率解决方案,把更加自动化的EDA工具、更灵活的IP、标准 格式和功耗要求更严格的工艺技术整合到真正的端到端解决方案中。最近,Accellera标准组织内有一大批领先的半导体、EDA和IP公司联盟正在积极 开发一种统一功率格式(UPF)。UPF提供了一个机制来描述与RTL无关设计的功率意图。它允许设计人员定义功率门控所需的功率域、隔离策略和保持策 略。它还允许设计人员定义电平转换器策略和功率状态表,用来处理多个功率域。利用UPF,可以使全设计流程中的所有工具统一化,以实现和验证同一套功率降 低策略。

  在设计中与golden RTL协作,通过DVFS和功率门控技术,在全设计流程中系统化地使用UPF来降低动态和静态功率。

本站声明: 本文章由作者或相关机构授权发布,目的在于传递更多信息,并不代表本站赞同其观点,本站亦不保证或承诺内容真实性等。需要转载请联系该专栏作者,如若文章内容侵犯您的权益,请及时联系本站删除。
换一批
延伸阅读

延续三星最小像素0.56微米(μm),以占用更少*的相机模组面积打造2亿超高像素传感器 支持高达30fps(Frames Per Second,画面每秒传输帧数)的速度拍摄8K视频,捕捉电影般的丰富细节和色彩...

关键字: ISO SoC 三星电子 传感器

在阈值电压或低于阈值电压时,EPAD MOSFET 在称为亚阈值区域的工作区域中表现出关断特性。这是 EPAD MOSFET 传导通道根据施加的栅极电压快速关闭的区域。由栅电极上的栅电压引起的沟道呈指数下降,因此导致漏极...

关键字: 超低压 MOSFET 低功耗设计

ALD1148xx/ALD1149xx 产品是耗尽型 EPAD MOSFET,当栅极偏置电压为 0.0V 时,它们是常开器件。耗尽模式阈值电压处于 MOSFET 器件关断的负电压。提供负阈值,例如 –0.40V、-1.3...

关键字: 超低压 MOSFET 低功耗设计

寻求在电路设计中实现更低的工作电压和更低的功耗水平是一种趋势,这给电气工程师带来了艰巨的挑战,因为他们遇到了基本半导体器件特性对他们施加的限制。长期以来,工程师们一直将这些特性视为基本特性,并可能阻止他们最大限度地扩大可...

关键字: 超低压 MOSFET 低功耗设计

上海概伦电子股份有限公司是一家具备国际市场竞争力的EDA企业,拥有领先的EDA关键核心技术,致力于提高集成电路行业的整体技术水平和市场价值,提供专业高效的EDA流程和工具支撑。公司通过EDA方法学创新,推动集成电路设计和...

关键字: EDA 集成电路 芯片设计

随着近日最新出产的高性能芯片大量使用4nm工艺,不少厂商的3nm制程工艺也被提上日程,正式进入到了测试阶段,也预计将在2023年年末就会看到3nm制程的产品面向市场。

关键字: 2nm 芯片 EDA

芯片的整个产业链是很庞大的,职位也达几十个。从EDA到设计,从材料到制造,再到封装测试及应用,其中也需要设备的支持,比如光刻机,刻蚀机,ATE等。当然职位的前途,也不外乎“钱途”+“前景”,这两个因素也基本是正相关的。

关键字: 芯片 EDA 封装测试

深圳拟出台21条新措施,促进半导体与集成电路产业高质量发展!

关键字: EDA RISC-V 半导体 集成电路

据业内消息,近日深圳市发改委发布了一则关于促进半导体与集成电路产业高质量发展的若干措施的意见征求稿,文件中的主要几条谈及了促进半导体集成电路产业的领域支持、核心技术突破等多项内容,这也表达了发改委对半导体集成电路技术依赖...

关键字: 深圳市 发改委发布文件 半导体 EDA

近两年,国外厂商的FPGA芯片价格飙升,由于价格,货期,出口管制等多方面因素的影响,很多公司都在寻找FPGA国产化替代方案。我工作中正在使用的几款芯片也面临停产的风险,用一片少一片,了解到国产FPGA发展的也不错,完全自...

关键字: FPGA 芯片 EDA

嵌入式教程

6897 篇文章

关注

发布文章

编辑精选

技术子站

关闭